Berikut adalah data jurnal yang kami dapat dari Percobaan 1 praktikum Shift Register & Seven Segment (M4) :
- Rangkaian Simulasi Laporan Akhir 1 Shift Register & Seven Segment (M4):
Pada rangkaian ini, terdapat 4 D flip flop yang terhubung ke seven segmen common katoda dan LED untuk menunjukkan aliran arus dalam rangkaian. Dalam D flip flop, input clock mempengaruhi operasinya, jadi ketika clock berlogika 1 dan D flip flop diberi logika 1, rangkaian akan segera menampilkan outputnya melalui lampu LED dan seven segmen katoda. Untuk D flip flop kedua, harus menunggu output dari D flip flop pertama, yaitu output Q', dan flip flop kedua menerima masukan dari output flip flop pertama, dan hal yang sama berlaku untuk FF3 dan FF4. Oleh karena itu, rangkaian ini dapat disebut sebagai rangkaian asynchronous.
Jenis shift register yang digunakan dalam rangkaian percobaan ini adalah shift register SISO (Serial In Serial Out) SISO, yang berarti memiliki satu input dan satu output. Dalam rangkaian ini, terdapat empat D flip flop yang masing-masing memiliki satu input dan satu output, sehingga menghasilkan output berupa empat bit. Proses pengiriman data dalam dan keluar dari shift register ini dikontrol oleh sinyal clock.
- Video Rangkaian Simulasi Percobaan 1 Pratikum Shift Register & Seven Segment Kelompok 24 :
- Percobaan 1
1. Analisa Output yang dihasilkan tiap-tiap kondisi !
Jawab :
a. Pada Kondisi pertama : SISO (Serial In Serial Out) yang mana output/data yang masuk yaitu satu per satu dan data yang keluarpun satu per satu juga.
b. Pada Kondisi kedua : SIPO (Serial In Paralel Out) yang mana datanya masuk secara satu persatu dan ketika data/output keluar secara bersamaan.
c. Pada Kondisi ketiga : PISO (Paralel In Serial Out) yang mana data masuk/terkirim secara bersamaan dan keluarnya satu per satu.
d. Pada Kondisi Keempat : PIPO (Paralel In Paralel Out) yang mana untuk PIPO outputnya/data yang masuk & keluar itu secara bersamaan.
2. Jika gerbang AND pada rangkaian dihapus, sumber clock dihubungkan lansung ke Flip-Flop, Bandingkan output yang didapatkan.
Jawab :
Apabila gerbang AND dihapus maka pada saat rangkaian pada kondisi Paralel Out outputnya akan lansung tereset dan tidak akan ada data yang tersimpan, disebabkan gerbang AND di dalam rangkaian berfungsi untuk membiarkan input dari clock.
- Rangkaian Simulasi [Download]
- Video Simulasi [Download]
- DataSheet [Download]
- HTML [Download]




Tidak ada komentar:
Posting Komentar