F Renaldi Kapri Utama (2110957003) : Laporan Akhir 2

Laporan Akhir 2

 [KEMBALI KE MENU SEBELUMNYA]



1. Jurnal
 [Kembali]

     Berikut adalah data jurnal yang kami dapat dari praktikum Modul 2 Flip-Flop Percobaan 2 :

Gambar 1.1 Jurnal Praktikum M2



2. Alat & Bahan [Kembali]
 
A. Alat dan Bahan (Modul De Lorenzo)
        
        1. Jumper

Gambar 2.1 Jumper

            2. Panel DL 2203D 
            3. Panel DL 2203C 
            4. Panel DL 2203S

Gambar 2.2 Modul De Lorenzo
      
    B. Alat dan Bahan (Proteus)

        1. IC 74LS112 (JK filp flop)

Gambar 2.3 IC 74LS112


        2. IC 7474 (D Flip Flop)

Gambar 2.4 IC 7474


           3. Power DC


Gambar 2.5 Power DC


           4. Switch (SW-SPDT)


Gambar 2.6 Switch

          5.  Logicprobe atau LED
Gambar 2.7 Logic Probe



3. Rangkaian Simulasi [Kembali]

  • Rangkaian Percobaan 2 :
Gambar 3.1 Rangkaian T Flip-flop


4. Prinsip Kerja [Kembali]

Prinsip Kerja Pada Percobaan 2 Kondisi 12 : 
 
Untuk melakukan percobaan ini, disiapkan rangkaian flip-flip T yang terdiri atas J-K flip-flop kedua input yang saling terhubung. Output B1 beralogika 1 menuju dengan kaki S, sementara perubahan pada B0 merupakan clock, yang akan terhubung ke kaki Rnya. Kaki J-K akan terhubung ke sumber VCC yang juga beralogika 1, sedangkan B2 dalam kondisi "don't care" atau bisa dibilang itu tidak akan mempengaruhi output pada rangkaian jika B2 di ubah, contohnya, baik dapat berupa hubungan atau juga tidak. Hasil yang akan didapatkan dari rangkaian ini ialah Q = 0 dan Q' = 1. Ini sesuai dengan jenis tabel kebenaran, yang merepresentasikan kondisi reset yaitu mulai dari nol lagi atau dihapuskan.

 

5. Video Simulasi  [Kembali]

  • Video Rangkaian Simulasi Pratikum Flip-Flop Kelompok 24 Percobaan 2 :

Video 5.1 Penjelasan Rangkaian yang dibuat


6. Analisa Percobaan  [Kembali]
  • Percobaan 2 :

1. Apa yang terjadi jika B1diganti clock pada kondisi 2?

Jawab :

Ketika B1 diubah menjadi clock pada bagian setting yang sesuai, output yang dihasilkan adalah Q = 1 dan Q' = 0 Terjadi ketika clock sinyal logikanya berjalan dengan arah menaik. Namun, jika clock sinyal logikanya berjalan dengan arah menurun, output berubah menjadi Q = 0 dan Q' = -1. Kondisi ini mirip dengan toggle, perubahan ini sangat cepat dan segera mengembalikan kembali Q = 1 dan Q' = 0.

2. Bandingkan hasil percobaan dengan teori !

Jawab :

Hasil dari percobaan menjelaskan bahwa dengan input logika 0, maka output akan tetap tidak berubah (Not change). Sedangkan dengan input logika 1, kondisi output akan berbeda-beda. Oleh karena itu, dapat kita simpulkan bahwa kondisi tersebut cocok dengan teori yang ada.

3. Apa fungsi masing-masing kaki Flip-Flop yang digunakan ?

Jawab : 

  • Kaki J,  berfungsi sebagai pengganti kaki set tidak aktif & sebagai pembangun T Flip-flop. 
  • Kaki S,  berfungsi sebagai set yang mana outputnya itu akan bernilai sama dengan set (B1).  
  • Kaki R, berfungsi sebagai reset (B0).  
  • Kaki CLK, berfungsi sebagai saklar sebagai sinyal yang mempengaruhi kapan output itu akan berubah. 
  • Kaki K, berfungsi sebagai pengganti kaki reset ketika S tidak aktif dan sebagai pembangun T Flip-flop yang akan diparalelkan dengan 1. 
  • Kaki Q, berfungsi sebagai tampilan hasil yang dihubungkan dengan H7. 
  • Kaki Q', berfungsi sebagai tampilan hasil yang dihubungkan dengan H6. 
  • Input T, berfungsi untuk mengubah keadaan Flip-flop.

 

7. Link Download  [Kembali]
 
Link download percobaan 2:


Tidak ada komentar:

Posting Komentar