F Renaldi Kapri Utama (2110957003) : Tugas Pendahuluan 1

Tugas Pendahuluan 1




J-K Flip-Flop & D Flip-Flop


1. Kondisi
[Kembali]

  • Percobaan 1 Kondisi 12
Buatlah rangkaian J-K flip flop dan D flip flop seperti pada gambar pada percobaan dengan ketentuan input B0=0, B1=1, B2=don’t care, B3=don’t care, B4=0, B5=don’t care, B6=clock.

2. Gambar Rangkaian Simulasi [Kembali]

Gambar Rangkaian Percobaan 1 Kondisi 12 Pada Modul II Flip-Flop :
  • Sebelum di Running

  • Setelah di running



3. Video Simulasi [Kembali]

Video Penjelasan Pada Rangkaian Percobaan 1 Kondisi 12 :




4. Prinsip Kerja [Kembali]

  • J-K Flip-Flop
    Rangkaian J-K Flip-Flop mengandung R-S Flip-Flop karena J-K Flip-Flop merupakan evolusi dari R-S Flip Flop. Pada JK flip flop, ada bulatan kecil pada input R-S, yang berarti aktif low. Aktif low ini berarti bahwa jika input dari R memiliki logika 0 dan input S memiliki logika 1, R-S Flip-Flop akan aktif karena ia beroperasi pada aktif low.akibatnya, operasi pada J dan K tidak akan memengaruhi output rangkaian . Input R=0 dan S=1 menghasilkan output Q=0 dan Q'=1 sesuai dengan tabel verifikasi dari flip flop R-S, yang artinya menunjukkan bahwa kaki reset yang aktif Pada Rangkaian J-K Flip Flop.

  • D Flip-Flop
    Rangkaian D Flip-Flop pada bagian kiri melibatkan dua input yang mana B5 yang diberi nilai dont care dan B6 yang menjadi clock. Ini berarti jika B5 memiliki logika 0, nilai keluaran dari reset harus 0 atau 1 agar cocok dengan tabel kebenaran. Hal ini akan berdampak pada keluaran yang dikirimkan dari D, sehingga apapun masukan yang didapat oleh D, tidak akan berdampak pada rangkaian atau outputnya. Warnanya biru yang berarti itu logika 0 sedang berjalan.

5. Link Download [Kembali]


Tidak ada komentar:

Posting Komentar